手机Av在线不卡,日韩精品校园婷婷五月天,国产轮理电影一区二区,日韩三级欧美视频

信盈達單片機培訓中心

[嵌入式開發(fā)]
獵學網(wǎng)訂閱號
獵學網(wǎng)官方企業(yè)微信
位置: 獵學網(wǎng) > 學校機構(gòu) > 信盈達單片機培訓中心 > 學習資訊> 深圳FPGA設(shè)計培訓機構(gòu)

深圳FPGA設(shè)計培訓機構(gòu)

197 2017-06-02

[嵌入式協(xié)處理器]FPGA設(shè)計培訓班

課程目標

本課程結(jié)合目前熱門的FPGA技術(shù),由多年開發(fā)經(jīng)驗的工程師授課,系統(tǒng)地

介紹了FPGA的基本設(shè)計方法。在學習FPGA/CPLD概念的基礎(chǔ)上,學習

Altera公司和Xilinx公司主流FPGA/CPLD的結(jié)構(gòu)與特點。本課程在FPGA應(yīng)用

開發(fā)方面主要有:初級篇內(nèi)容包括VerilogHDL語言基礎(chǔ),Altera公司FPGA設(shè)

計工具QuartusII軟件綜述,F(xiàn)PGA組合邏輯設(shè)計技術(shù)等,高級篇內(nèi)容包括

FPGA的硬件設(shè)計技術(shù),基于NiosII的SOPC系統(tǒng)設(shè)計,NiosIISOPC系統(tǒng)設(shè)

計實例,系統(tǒng)時序邏輯設(shè)計技術(shù)以及基于FPGA的IP核設(shè)計技術(shù)。

課程大綱

第一階段:主要幫助學員了解FPGA系統(tǒng)設(shè)計的基礎(chǔ)知識,掌握FPGA最小系

統(tǒng)硬件電路設(shè)計方法,學會操作QuartusII軟件來完成FPGA的設(shè)計和開發(fā)。

1.1可1.編程邏輯器件簡介

2.可編程邏輯器件的發(fā)展歷史

3.FPGA/CPLD的基本結(jié)構(gòu)

3.1FPGA的基本結(jié)構(gòu)

3.2CPLD的基本結(jié)構(gòu)

3.3FPGA和CPLD的比較

3.4FPGA/CPLD的設(shè)計流程

4.PLD/FPGA的分類和使用

5.FPGA關(guān)鍵電路的設(shè)計(最小電路設(shè)計):

5.1FPGA管腳設(shè)計

5.2下載配置與調(diào)試接口電路設(shè)計

5.3高速SDRAM存儲器接口電路設(shè)計

5.4異步SRAM(ASRAM)存儲器接口電路設(shè)計

5.5FLASH存儲器接口電路設(shè)計

5.6開關(guān)、按鍵與發(fā)光LED電路設(shè)計

5.7VGA接口電路設(shè)計

5.8PS/2鼠標及鍵盤接口電路設(shè)計

5.9RS-232串口

5.10字符型液晶顯示器接口電路設(shè)計

5.11USB2.0接口芯片CY7C68013電路設(shè)計

5.12電源電路設(shè)計

5.13復位電路設(shè)計

5.14撥碼開關(guān)電路設(shè)計

5.15i2c總線電路設(shè)計

5.16時鐘電路設(shè)計

5.17圖形液晶電路設(shè)計

第二階段:介紹熟練掌握硬件描述語言(VerilogHDL)是FPGA工程師的基本

要求。通過本節(jié)課程的學習,學員可以了解目前最流行的VerilogHDL語言的

基本語法,掌握VerilogHDL語言中最常用的基本語法。通過本節(jié)課程學習,

學員可以設(shè)計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設(shè)計

方法。通過實戰(zhàn)訓練,學員可以對VerilogHDL語言有更深入的理解和認識。

2.1硬件描述語言簡介

2.1.1VerilogHDL的特點

2.1.2VerilogHDL的設(shè)計流程簡介

2.2Verilog模塊的基本概念和結(jié)構(gòu)

2.2.1Verilog模塊的基本概念

2.2.2VerilogHDL模塊的基本結(jié)構(gòu)

2.3數(shù)據(jù)類型及其常量及變量

2.4運算符及表達式

2.4.1算術(shù)運算符

2.4.2關(guān)系運算符

2.4.3邏輯運算符

2.4.4按位邏輯運算符

2.4.5條件運算符

2.4.6移位運算符

2.4.7拼接運算符

2.4.8縮減運算符

2.5條件語句和循環(huán)語句

2.5.1條件語句

2.5.2case語句

2.5.3while語句

2.5.4for語句

2.6結(jié)構(gòu)說明語句

2.6.1initial語句

2.6.2always語句

2.6.3task和function語句

2.7系統(tǒng)函數(shù)和任務(wù)

2.7.1標準輸出任務(wù)

2.7.2仿真控制任務(wù)

2.7.3時間度量系統(tǒng)函數(shù)

2.7.4文件管理任務(wù)

2.8小結(jié)

第三階段AlteraFPGA設(shè)計

3.1Altera高密度FPGA

3.1.1主流高端FPGA——Stratix系列

3.1.2內(nèi)嵌高速串行收發(fā)器的FPGAStratixGX系列

3.2Altera的Cyclone系列低成本FPGA

3.2.1新型可編程架構(gòu)

3.2.2嵌入式存儲資源

3.2.3專用外部存儲接口電路

3.2.4支持的接口和協(xié)議

3.2.5鎖相環(huán)的實現(xiàn)

3.2.6I/O特性

3.2.7NiosII嵌入式處理器

3.2.8配置方案

3.3Altera的MAXII系列CPLD器件

3.4QuartusII軟件綜述

3.4.1QuartusII軟件的特點及支持的器件

3.4.2QuartusII軟件的工具及功能簡介

3.4.3QuartusII軟件的用戶界面

3.5設(shè)計輸入

3.5.1建立工程

3.5.2建立設(shè)計

3.6綜合

3.7布局布線

3.8仿真

3.9編程與配置

3.10小結(jié)

第四階段:隨著FPGA芯片的性能和密度不斷提高,基于FPGA產(chǎn)品開發(fā)正在

逐漸成熟并且在很多領(lǐng)域得到了應(yīng)用。本階段重點學習在FPGA產(chǎn)品設(shè)計核

心技術(shù)

4.1FPGA的硬件設(shè)計技術(shù)

4.2基于NiosII的SOPC系統(tǒng)設(shè)計

4.3NiosII的SOPC系統(tǒng)的設(shè)計實例

4.4系統(tǒng)時序邏輯設(shè)計技術(shù)

4.5基于FPGA的IP核設(shè)計技術(shù)

4.6FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計

4.7基于FPGA的硬件回路仿真器設(shè)計

第五階段Alter的IP工具

5.1IP的概念

5.2Alter可提供的IP

5.3AlterIP在設(shè)計中的作用

5.4使用Alter的基本宏功能

5.5使用Alter的IP核

第六階段:總結(jié)答疑,由工程師帶領(lǐng)學員設(shè)計項目

質(zhì)量保障:

1.每個班提供充足的實踐操作和問題輔導答疑時間。保證人手一臺機、1套

實驗器材!

2.所有班級均采用小班授課,20%理論+60%實戰(zhàn)+20%項目實踐。

3.在學習期間均會獲得我公司研發(fā)部幾十位資深高級工程師、國際項目經(jīng)理

等的技術(shù)支

持,除正常學習時間外,其他任何時間學員均可前來進行額外實踐。

4.合格頒發(fā)證書:全國高新技術(shù)人才《FPGA設(shè)計》證書。

5.提供一年的的免費技術(shù)支持服務(wù)。

6.優(yōu)秀學員可以加入信盈達嵌入式研發(fā)中心就職或者兼職參與項目設(shè)計。

詳情登陸:houxue/xuexiao/38995/

溫馨提示: 專業(yè)老師1對1為您解答    馬上填寫,¥1000 元豪禮免費領(lǐng)!

掃一掃
獲取更多福利

×
獵學網(wǎng)
尤物欧美一区二区三区| 精品亚洲第一区a片99| 国产色综合91| 国产色无码av| 国产精品69一区二区三区| 天天爽熟女熟女熟女| 毛片久久精品| 国产精品欧美二区| 日本久久精品免费一区二区三区 | 亚洲系列| 欧美黄色片网站链接| 亚洲蜜臀久久精品| 夜日夜夜干| 日本妈妈一级一级一区二| 99re2在线视频精品| 日本成人午夜网站| 国产精品一区二区三区域24p| 国產免費一区| 泽普县| 亚洲强奸无码在线| 久久成人免费日本| 91成人9| 中午字幕一区| 人妻免费黄色片| 中文字幕在线一区电影天堂| 欧美黄片免费看| 成人无码精品国产一区二区| 色综网久久久久久久| 亚洲成人视频在线播放播放| 99成人国产黄色片| 欧美H福利站| A九九黄色片| av色欲人妻中文字幕| 久久影阮午夜理论片码| 日本网站| 岳乱一区二区三区麻豆| 日本久久久久久一区| 嘛豆一区二区三区| 亚洲综合欧美激情芒果视频| 国产激情午夜| 日韩精品 - 色哟哟|